中文字幕在线一区二区在线,久久久精品免费观看国产,无码日日模日日碰夜夜爽,天堂av在线最新版在线,日韩美精品无码一本二本三本,麻豆精品三级国产国语,精品无码AⅤ片,国产区在线观看视频

      基于CPLD/FPGA的半整數分頻器的設計

      時間:2024-10-21 14:41:41 理工畢業論文 我要投稿
      • 相關推薦

      基于CPLD/FPGA的半整數分頻器的設計

      摘要:簡要介紹了CPLD/FPGA器件的特點和應用范圍,并以分頻比為2.5的半整數分頻器的設計為例,介紹了在MAX plus II開發軟件下,利用VHDL硬件描述語言以及原理圖的輸入方式來設計數字邏輯電路的過程和方法。

      1 引言

      CPLD(Complex programmable Logic Device,復雜可編程邏輯器件)和FPGA(Field programmable Gates Array,現場可編程門陣列)都是可編程邏輯器件,它們是在PAL、GAL等邏輯器件基礎上發展起來的。同以往的PAL、GAL相比,FPGA/CPLD的規模比較大,適合于時序、組合等邏輯電路的應用。它可以替代幾十甚至上百塊通用IC芯片。這種芯片具有可編程和實現方案容易改動等特點。由于芯片內部硬件連接關系的描述可以存放在磁盤、ROM、PROM、或EPROM中,因而在可編程門陣列芯片及外圍電路保持不動的情況下,換一塊EPROM芯片,就能實現一種新的功能。它具有設計開發周期短、設計制造成本低、開發工具先進、標準產品無需測試、質量穩定以及實時在檢驗等優點,因此,可廣泛應用于產品的原理設計和產品生產之中。幾乎所有應用門陣列、PLD和中小規模通用數字集成電路的場合均可應用FPGA和CPLD器件。

      在現代電子系統中,數字系統所占的比例越來越大。系統發展的越勢是數字化和集成化,而CPLD/FPGA作為可編程ASIC(專用集成電路)器件,它將在數字邏輯系統中發揮越來越重要的作用。

      在數字邏輯電路設計中,分頻器是一種基本電路。通常用來對某個給定頻率進行分頻,以得到所需的頻率。整數分頻器的實現非常簡單,可采用標準的計數器,也可以采用可編程邏輯器件設計實現。但在某些場合下,時鐘源與所需的頻率不成整數倍關系,此時可采用小數分頻器進行分頻。比如:分頻系數為2.5、3.5、7.5等半整數分頻器。筆者在模擬設計頻率計脈沖信號時,就用了半整數分頻器這樣的電路。由于時鐘源信號為50MHz,而電路中需要產生一個20MHz的時鐘信號,其分頻比為2.5,因此整數分頻將不能勝任。為了解決這一問題,筆者利用VIDL硬件描述語言和原理圖輸入方式,通過MAX plus II開發軟件和ALTERA公司的FLEX系列EPF10K10LC84-4型FPGA方便地完成了半整數分頻器電路的設計。

      2 小數分頻的基本原理

      小數分頻的基本原理是采用脈沖吞吐計數器和鎖相環技術先設計兩個不同分頻比的整數分頻器,然后通過控制單位時間內兩種分頻比出現的不同次數來獲得所需要的小數分頻值。如設計一個分頻系數為10.1的分頻器時,可以將分頻器設計成9次10分頻,1次11分頻,這樣總的分頻值為:

      F=(9×10 1×11)/(9 1)=10.1

      從這種實現方法的特點可以看出,由于分頻器的分頻值不斷改變,因此分頻后得到的信號抖動較大。當分頻系數為N-0.5(N為整數)時,可控制扣除脈沖的時間,以使輸出成為一個穩定的脈沖頻率,而不是一次N分頻,一次N-1分頻。

      圖2 模3計數器仿真波形

      3 電路組成

      分頻系數為N-0.5的分頻器電路可由一個異或門、一個模N計數器和一個二分頻器組成。在實現時,模N計數器可設計成帶預置的計數器,這樣可以實現任意分頻系數為N-0.5的分頻器。圖1給出了通用半整數分頻器的電路組成。

      采用VHDL硬件描述語言,可實現任意模N的計數器(其工作頻率可以達到160MHz以上),并可產生模N邏輯電路。之后,用原理圖輸入方式將模N邏輯電路、異或門和D觸發器連接起來,便可實現半整數(N-0.5)分頻器以及(2N-1)的分頻。

      4 半整數分頻器設計

      現通過設計一個分頻系數為2.5的分頻器給出用FPGA設計半整數分頻器的一般方法。該2.5分頻器由模3計數器、異或門和D觸發器組成。

      圖3 2.5分頻器電路原理圖

      4.1 模3計數器

      該計數器可產生一個分頻系數為3的分頻器,并產生一個默認的邏輯符號COUNTER3。其輸入端口為RESET、EN和CLK;輸出端口為QA和QB。下面給出模3計數器VHDL描述代碼:

      library ieee;

      use ieee.std-logic-1164.all;

      use ieee.std-logic-unsigned.all;

      entity counter3 is

      port(clk,reset,en:in std-logic;

      qa,qb:out std-logic);

      end counter3;

      architecture behavior of counter3 is

      signal count:std-logic-vector(1 downto 0);

      begin

      process(reset,clk)

      begin

      if reset='1'then

      count(1 downto 0)

      【基于CPLD/FPGA的半整數分頻器的設計】相關文章:

      基于EDA技術的FPGA設計03-18

      基于FPGA/CPLD和USB技術的無損圖像采集卡03-18

      基于FPGA的TS over lP的設計與實現03-21

      基于FPGA的前端圖像采集卡的設計11-22

      基于FPGA的DDS信號發生器的設計03-03

      基于FPGA的高頻時鐘的分頻和分配設計03-19

      基于FPGA的指紋特征點集匹配的設計與實現03-07

      基于CPLD的系統中I2C總線的設計03-18

      基于FPGA的快速傅立葉變換03-19

      主站蜘蛛池模板: 国产亚洲日本人在线观看| 在线观看精品国产自拍| 天祝| av乱色熟女一区二区三区| 日韩人妻少妇一区二区三区| 新沂市| 亚洲黄色一级高潮大片| 阿拉善右旗| 国产精品情侣露脸av在线播放| 91福利精品老师国产自产在线| 国产精品久久久亚洲第一牛牛| 中日韩欧美成人免费播放| 一本色道久久综合亚洲精品蜜臀| 巧家县| 亚洲无码视频一区:| 被黑人操的嗷嗷叫视频| 久久99久久99精品免观看女同| 昌都县| 博乐市| 超级少妇一区二区三区| 麻豆激情在线免费观看视频| 一区二区三区福利在线视频| 91网红福利精品区一区二| 在线免费不卡av网站一区| 亚洲视频第一页在线观看| 久久久精品国产亚洲麻色欲| 亚洲最稳定资源在线观看| 国产精品亚洲A∨无码遮挡| 周口市| 宁河县| 久久精品国产精品亚洲婷婷| 插进去内射视频免费观看| 亚洲av中文aⅴ无码av不卡| 国产欧美久久久精品影院| 鞍山市| 538在线视频| www久久久888| 日韩极品视频在线观看| 久久99久久99精品免视看国产成人 | 国产成人精品男人的天堂网站| 宜章县|